SPI — Serial Peripheral Interface - последовательный периферийный интерфейс



SPI - последовательный синхронный стандарт передачи данных между микросхемами в режиме полного дуплекса.

Изначально данный интерфейс был разработан компанией Motorola для обеспечения простого и недорогого сопряжения микроконтроллеров и периферии, а в настоящее время используется в продукции многих производителей.

SPI также иногда называют четырёхпроводным (англ. four-wire) интерфейсом.

наряду с І2С, относится Интерфейс SPI, к самым широкоиспользуемым интерфейсам для соединения микросхем. Его наименование является аббревиатурой от "Serial Peripheral Interface" (англ., SPI bus шина SPI), что отражает его предназначение - шина для подключения внешних устройств. Шина SPI организована по принципу 'ведущийподчиненный'. В качестве ведущего ШИНЫ обычно выступает микроконтроллер, но им также может быть программируемая логика, DSPконтроллер или специализированная ИС. Подключенные к ведущему шины внешние устройства образуют подчиненных шины. В их роли выступают различного рода микросхемы, в т.ч. запоминающие устройства (EEPROM, Flash-память, SRAM), часы реального времени (RTC), АЦП/ЦАП, цифровые потенциометры, специализированные контроллеры и др.

Главным составным блоком интерфейса SPI является обычный сдвиговый регистр, сигналы синхронизации и ввода/вывода битового потока которого и образуют интерфейсные сигналы. Таким образом, протокол SPI правильнее назвать не протоколом передачи данных, а протоколом обмена данными между двумя сдвиговыми регистрами, каждый из которых одновременно выполняет и функцию приемника, и функцию передатчика.

### 1. Электрическое подключение

В отличие от стандартного последовательного порта (англ. standard serial port), SPI является синхронным интерфейсом, в котором любая передача синхронизирована с общим тактовым сигналом, генерируемым ведущим устройством (процессором). Принимающая периферия (ведомая) синхронизирует получение битовой последовательности с тактовым сигналом. К одному последовательному периферийному интерфейсу устройства-микросхемы может присоединяться ведущего несколько Ведущее устройство выбирает ведомое для микросхем. передачи, активируя сигнал «выбор кристалла» (англ. *chip select*) на ведомой микросхеме. Периферия, не выбранная процессором, не принимает участие в передаче по SPI.

### В SPI используются четыре цифровых сигнала:

- MOSI (англ. Master Out Slave In)— выход ведущего устройства (альтернативное обозначение DO, SDO, DOUT), вход ведомого устройства последовательного приема данных (альтернативное обозначение DI, SDI, DIN). Служит для передачи данных от ведущего устройства ведомому.
- MISO (англ. Master In Slave Out) вход ведущего устройства последовательного приема данных (альтернативное обозначение DI, SDI, DIN), выход ведомого устройства последовательной передачи данных (альтернативное обозначение DO, SDO, DOUT). Служит для передачи данных от ведомого устройства ведущему.
- SCLK (англ. Serial Clock) последовательный тактовый сигнал (альтернативное обозначение DCLOCK, CLK, SCK). Служит для передачи тактового сигнала для ведомых устройств.
- CS или SS выбор микросхемы, выбор ведомого устройства (англ. *Chip Select, Slave Select*).

Существует три типа подключения к шине SPI, в каждом из которых участвуют четыре сигнала. Самое простое подключение, в котором участвуют только две микросхемы, показано на рисунке 1.



Рис. 1. Простейшее подключение к шине SPI

Здесь, ведущий шины передает данные по линии MOSI синхронно со сгенерированным им же сигналом SCLK, а подчиненный захватывает переданные биты данных по определенным фронтам принятого сигнала синхронизации. Одновременно с этим подчиненный отправляет свою посылку данных. Представленную схему можно упростить исключением линии MISO, если используемая подчиненная ИС не предусматривает ответную передачу данных или в ней нет потребности. Одностороннюю передачу данных можно встретить у таких микросхем как ЦАП, цифровые потенциометры, программируемые усилители и драйверы. Таким образом, рассматриваемый вариант подключения подчиненной ИС требует 3 или 4 линии связи. Чтобы подчиненная ИС принимала и передавала данные, помимо наличия сигнала синхронизации, необходимо также, чтобы линия SS была переведена в низкое состояние. В противном случае, подчиненная ИС будет неактивна. Когда используется только одна внешняя ИС, может возникнуть соблазн исключения и линии SS за счет жесткой установки низкого уровня на входе выбора подчиненной микросхемы. Такое решение крайне нежелательно и может привести к сбоям или вообще невозможности передачи данных, т.к. вход выбора микросхемы служит для перевода ИС в её исходное состояние и иногда инициирует вывод первого бита данных.

При необходимости подключения к шине SPI нескольких микросхем используется либо независимое (параллельное) подключение (рис. 2), либо каскадное (последовательное) (рис. 3).



Рис. 2. Независимое подключение к шине SPI



Рис. 3. Каскадное подключение к шине SPI

Независимое подключение более распространенное, т.к. достигается при использовании любых SPI-совместимых микросхем. Здесь, все сигналы, кроме выбора микросхем, соединены параллельно, а ведущий шины, переводом того или иного сигнала SS в низкое состояние, задает, с какой подчиненной ИС он будет обмениваться данными. Главным недостатком такого подключения является необходимость в дополнительных линиях для адресации подчиненных микросхем (общее число линий связи равно 3+n, где n-количество подчиненных микросхем). Каскадное включение избавлено от этого недостатка, т.к. здесь из

нескольких микросхем образуется один большой сдвиговый регистр. Для этого выход передачи данных одной ИС соединяется со входом приема данных другой, как показано на рисунке 3. Входы выбора микросхем здесь соединены параллельно и, таким образом, общее число линий связи сохранено равным 4. Однако использование каскадного подключения возможно только в том случае, если его поддержка указана в документации на используемые микросхемы. Чтобы выяснить это, важно знать, что такое подключение по-английски называется 'daisy-chaining'.

### 2. Протокол передачи

Протокол передачи по интерфейсу SPI предельно прост и, по сути, идентичен логике работы сдвигового регистра, которая заключается в выполнении операции сдвига и, соответственно, побитного ввода и вывода данных по определенным фронтам сигнала синхронизации. Установка данных при передаче и выборка при приеме всегда выполняются по синхронизации. Это необходимо противоположным фронтам ДЛЯ гарантирования выборки данных после надежного их установления. Если к этому учесть, что в качестве первого фронта в цикле передачи может выступать нарастающий или падающий фронт, то всего возможно четыре варианта логики работы интерфейса SPI. Эти варианты получили название режимов SPI и описываются двумя параметрами:

- CPOL исходный уровень сигнала синхронизации (если CPOL=0, то линия синхронизации до начала цикла передачи и после его окончания имеет низкий уровень (т.е. первый фронт нарастающий, а последний падающий), иначе, если CPOL=1, высокий (т.е. первый фронт падающий, а последний нарастающий));
- СРНА фаза синхронизации; от этого параметра зависит, в какой последовательности выполняется установка и выборка данных (если СРНА=0, то по переднему фронту в цикле синхронизации будет выполняться выборка данных, а затем, по заднему фронту, установка

данных; если же СРНА=1, то установка данных будет выполняться по переднему фронту в цикле синхронизации, а выборка - по заднему).

Ведущая и подчиненная микросхемы, работающие в различных режимах SPI. являются несовместимыми, поэтому, перед подчиненных микросхем важно уточнить, какие режимы поддерживаются Аппаратные модули SPI, ведущим шины. интегрированные микроконтроллеры, в большинстве случаев поддерживают возможность выбора любого режима SPI и, поэтому, к ним возможно подключение любых подчиненных SPI-микросхем (относится только к независимому варианту подключения). Кроме того, протокол SPI в любом из режимов легко реализуется программно.

Режим SPI 1 2 0 3 CPOL 0 1 0 1 CPHA 0 1 1 0 Временная CT.6 (MOSI) MOSI) (MOSI) Ст.бит (MOSI) Ст.бит диаграмма MISO) CT.6 (MISO) (MISO) Ст.бит Ст.бит (MISO) первого SCLK) SCLK) SCLK (SCLK) цикла синхрониза SS SS SS SS ЦИИ Выборка Устан Выборка Устан Установка Выбо (Установка)

Табл. 1. Режимы SPI

# 3. Сравнение с шиной I<sup>2</sup>C

Как уже упоминалось, для стыковки микросхем не меньшей популярностью пользуется 2-проводная последовательная шина I<sup>2</sup>C. Ниже можно ознакомиться с преимуществами, которая дает та или иная последовательная шина.

| Преимущества шины SPI               | Преимущества шины I2C                         |
|-------------------------------------|-----------------------------------------------|
| Предельная простота протокола       |                                               |
| передачи на физическом уровне       |                                               |
| обуславливает высокую надежность и  |                                               |
| быстродействие передачи. Предельное |                                               |
| быстродействие шины SPI измеряется  | Шина I <sup>2</sup> C остается двухпроводной, |
| десятками мегагерц и, поэтому, она  | независимо от количества                      |
| идеальна для потоковой передачи     | подключенной к ней микросхем.                 |
| больших объемов данных и широко     |                                               |
| используется в высокоскоростных     |                                               |
| ЦАП/АЦП, драйверах светодиодных     |                                               |
| дисплеев и микросхемах памяти       |                                               |
| Все линии шины SPI являются         |                                               |
| однонаправленными, что существенно  | Возможность мультимастерной                   |
| упрощает решение задачи             | работы, когда к шине подключено               |
| преобразования уровней и            | несколько ведущих микросхем.                  |
| гальванической изоляции микросхем   |                                               |
|                                     | Протокол I2C является более                   |
|                                     | стандартизованным, поэтому,                   |
| Простота программной реализации     | пользователь І2С-микросхем более              |
| протокола SPI.                      | защищен от проблем                            |
|                                     | несовместимости выбранных                     |
|                                     | компонентов.                                  |

## 4. Производные и совместимые протоколы

### MICROWIRE.

Протокол MICROWIRE компании National Semiconductor полностью идентичен протоколу SPI в режиме 0 (CPOL = 0, CPHA = 0).

• 3-проводной интерфейс компании Maxim
Отличие этого интерфейса состоит в том, что вместо полнодуплексной передачи по двум однонаправленным линиям здесь выполняется полудуплексная передача по одной двунаправленной линии DQ.

## QSPI

Более высокоуровневый протокол, чем SPI, позволяющий автоматизировать передачу данных без участия ЦПУ.

Кроме того, интерфейс SPI является основой для построения ряда специализированных интерфейсов, в т.ч. отладочный интерфейс JTAG и интерфейсы карт Flash-памяти, в т.ч. SD и MMC.